给定电压下的振荡器电流如何受晶体负载和ESR的影响
低电流应用的振荡器设计考虑
摘要:本应用笔记描述了低频晶体振荡器设计和晶振晶体选择如何影响工作电流.当从有限容量的电源(例如锂纽扣电池或超级电容器)运行振荡器时,最小化工作电流会增加工作时间.
介绍
Maxim拥有大量低功耗,电池供电的实时时钟(RTC)产品组合.Maxim设计RTC时的首要考虑因素是当RTC从备用电源运行时,最大限度地降低振荡器的功率要求,从而最大限度地延长备用电源的使用寿命.晶体振荡器提供合理的精度,多年来的开发工作一直致力于最小化功耗.
振荡器设计目标包括以下内容:
1.提供足够的电流和增益来启动和维持振荡
2.提供宽工作电压范围
3.最大限度地减少外部噪声对精度的影响
关键晶体和振荡器参数
图1给出了晶体谐振器的等效电路.压电晶体具有两个零相位频率,如图2所示.较低的频率是串联谐振频率.在串联谐振频率下,L1和C1抵消,阻抗由R1确定.第二个更高的频率是并联谐振频率.在并联谐振时,电阻最大.
并联谐振振荡器电路(图3)使用设计用于在指定负载电容下工作的晶体.这导致电路在串联谐振点和并联谐振点之间的频率下工作.负载电容的变化会引起振荡器频率的变化.
经过SMT回流后,晶体等效串联电阻(ESR)往往会向上移动,因此与通孔封装晶体类似的SMD晶体可能具有更高的最大ESR规格.同样,较小的音叉晶体通常比较大的晶振具有更高的ESR规格.
图3.穿孔型(逆变器变化)振荡器电路.
振荡器电流
正如Eric Vittoz所观察到的,当晶体振荡器电路(图3)中的两个负载电容具有相等的值时,振荡(或临界跨导)的最小电流可以用下面的等式近似.
克mcrit≈4ω²×C大号²×RESR (等式1)
其中ω是以弧度表示的频率,CL是等效电容负载,RESR是晶体的ESR.假设振荡器是在弱反转中工作的CMOS器件.
Vittoz还通过以下等式确定振荡器幅度和偏置电流:
因此,我们可以显示给定石英晶体振荡器电压下的振荡器电流与不同的ESR和CL值之间的关系.
表格1使用上面的V1和nUT的值显示振荡器电流的CL和ESR 之间的关系.
ESR(Ω) |
C L(pF) |
我O(nA) |
35000 |
6 |
22.4 |
70000 |
6 |
44.4 |
35000 |
12.5 |
88.9 |
70000 |
12.5 |
177.8 |
振荡器设计要求
振荡器的设计应使其具有足够的增益,以便在整个工作温度和电压范围内工作.幅度必须始终足以在工作条件下驱动后续增益和缓冲级.为了最小化振荡器电流要求,对于给定的振荡电压,期望低CL.然而,较低的CL会增加振荡器对外部噪声影响的敏感度.低CL晶振晶体的可用性差可能使得选择具有更高CL的晶体必要的,以增加振荡器电流为代价.同样,如果设计需要小型晶体封装,则需要一种能够驱动高ESR晶振的振荡器设计,从而增加必要的振荡器电流.
此外,用于增加所需功能的电路,例如用于提高振荡器噪声抗扰度的毛刺滤波器,或用于检测振荡器何时停止的电路,将增加电路的总电流消耗.
结论
在设计用于低功率RTC的振荡器时,需要考虑许多权衡因素.增加CL将提高抗噪性,并可提供更多的晶体模型供选择,但代价是振荡器电流.同样地,设计振荡器以使其以相对高的ESR晶体运行需要更高的振荡器电流.添加毛刺滤波器或振荡器停止检测电路也会增加有益的功能,但会消耗额外的电流.
相关台湾晶体技术
- CTS基于PLL的新型高性能晶体振荡器
- ACT晶体和谐振器的模拟领先同行
- 领先同行HELE汽车级SMD晶体术语与选型
- 6G基站专用的有源差分振荡器原厂编码NP3225SA-100MHZ-NSC5342B
- 差分晶体振荡器X1G0059410004为6G室外基站而生
- 高品质的Microchip晶体振荡器原厂编码曝光DSC1018CE1-026.0000T
- 常用编码X1G005601039100是一款小体积试血糖仪应用OSC晶振
- 广泛用于工艺应用程序的小型SMD晶体编码大曝光Q22FA1280058800
- diodes晶振编码G43270025是一款常用于时钟应用的32.768K晶振
- VTEMPCLANF-156.250000泰艺开发三态使能的压控振荡器适合智能电网